### Politecnico di Milano Dipartimento di Elettronica, Informazione e Bioingegneria

# Progetto di Reti Logiche 2020/21

Prof. Palermo Gianluca

Shalby Hazem Hesham Yousef (Codice Persona: 10596243, Matricola: 910871) Perego Niccolò (Codice Persona: 10628782, Matricola: 895468)

 $1~{\rm Aprile}~2021$ 



# 1 Requisiti di progetto

### 1.1 Descrizione del problema

Si vuole realizzare un componente in grado di svolgere una versione semplificata del processo di equalizzazione dell'istogramma di un'immagine, ossia di ricalibrare il contrasto di quest'ultima, effettuando una ridistribuzione dei valori di intensità pixel per pixel.

Le immagini di cui è richiesta la manipolazione sono definite in scala di grigi a 256 livelli e hanno una dimensione massima di 128x128 pixel.

### 1.2 Interfaccia del componente

Il componente realizzato ha un'interfaccia così definita in liguaggio VHDL:

```
ENTITY project_reti_logiche IS PORT
            i_clk
                     : IN std_logic;
            i_rst
                      : IN
                           std_logic;
            i_start
                      : IN std_logic;
                     : IN std_logic_vector (7 DOWNTO 0);
            o_address : OUT std_logic_vector (15 DOWNTO 0);
                    : OUT std_logic;
                      : OUT std_logic;
            o_en
                     : OUT std_logic;
            o_we
                   : OUT std_logic_vector (7 DOWNTO 0)
            o_data
    );
END project_reti_logiche;
```

In particolare:

- i\_clk è il segnale di CLOCK in ingresso generato dal TestBench;
- i\_rst è il segnale di RESET che inizializza la macchina, predisponendola alla ricezione del segnale di START. Può essere anche asincrono;
- i\_start è il segnale di START generato dal Test Bench;
- i\_data è il segnale (vettore) che arriva dalla memoria in seguito a una richiesta di lettura;
- o\_address è il segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- o\_done è il segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria;
- o\_en è il segnale di ENABLE da mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_we è il segnale di WRITE ENABLE da mandare alla memoria per comunicare quale operazione si vuole svolgere su di essa. Può assumere valori 0 e 1, rispettivamente per lettura e scrittura;
- o\_data è il segnale (vettore) di uscita dal componente verso la memoria.



Figura 1: Schema del componente realizzato.

## 1.3 Descrizione della memoria e dell'interazione con il componente

Il modulo implementato dovrà dialogare in lettura e scrittura con una RAM, indirizzata al byte.

In particolare, l'algoritmo di equalizzazione sarà applicato a immagini pre-salvate in memoria, la cui grandezza effettiva (in pixel) sarà specificata dal prodotto del contenuto tra le celle a indirizzo 0 e 1 della RAM, contenenti rispettivamente il numero di colonne <code>n\_col</code> e di righe <code>n\_row</code> dell'immagine, entrambi di dimensione 8 bit.

Nei byte successivi, dall'indirizzo 2 all'indirizzo  $n\_col \cdot n\_row + 1$ , sarà contenuta, pixel per pixel, sequenzialmente e in modo contiguo, l'immagine di cui è richiesta la trasformazione.

Infine, l'immagine ottenuta dal processo di equalizzazione svolto dal componente verrà salvata in memoria dall'indirizzo  $n\_col \cdot n\_row + 2$  all'indirizzo  $2 \cdot n\_col \cdot n\_row + 1$ .

Tabella 1: Schema generale del contenuto della memoria dopo l'elaborazione.



### 1.4 Esempio di funzionamento

Si riporta in seguito un'esempio di elaborazione compiuta su un'immagine di test.

| addr. | data | addr. | data |                       |                          |
|-------|------|-------|------|-----------------------|--------------------------|
| 0     | 4    | 18    | 0    |                       |                          |
| 1     | 4    | 19    | 12   |                       |                          |
| 2     | 52   | 20    | 255  |                       |                          |
| 3     | 62   | 21    | 72   | _                     |                          |
| 4     | 85   | 22    | 40   | _                     | _                        |
| 5     | 87   | 23    | 28   |                       | _                        |
| 6     | 55   | 24    | 64   | _                     | _                        |
| 7     | 59   | 25    | 244  |                       |                          |
| 8     | 71   | 26    | 132  | _                     | _                        |
| 9     | 78   | 27    | 76   | _                     | _                        |
| 10    | 122  | 28    | 28   |                       |                          |
| 12    | 68   | 29    | 48   | _                     | _                        |
| 13    | 59   | 30    | 140  |                       | _                        |
| 14    | 68   | 31    | 104  | (b) Immagine sorgente | (c) Immagine equalizzata |
| 15    | 70   | 32    | 64   |                       |                          |
| 16    | 113  | 33    | 68   |                       |                          |
| 17    | 64   | 34    | ): ( |                       |                          |

(a) Contenuto della memoria

Non avendo ancora affrontato appieno il processo svolto dal componente, si ritiene opportuno non approfondire in questa sezione l'insieme di passaggi che permettono la trasformazione dell'immagine evidenziata dall'esempio, che verranno ripresi in seguito.

Si rende disponibile un TestBench che replica esattamente questo esempio a questo link: